• AT89C51-12QI 车载主控

    AT89C51-12QI 车载主控

  • 2022-01-05 15:57 24
  • 产品价格:面议
  • 发货地址:广东省深圳市龙岗区包装说明:不限
  • 产品数量:不限产品规格:不限
  • 信息编号:79813610公司编号:4244289
  • 钟建华 经理
    13686456875 (联系我请说明是在阿德采购网看到的信息)
  • 进入店铺 在线咨询 QQ咨询
  • 信息举报
    产品描述
    深圳市伟格兴电子科技有限公司是一家大型集成电路代理,分销商,公司在深圳.作为的集成电路分销商,我公司拥有丰富经验的IC销售人员,为客户提供全面的服务支持。我公司主要从事美国ADI、MAXIM,TI,ON,ST,FAIRCHILD,ADI,NXP等世界的IC和功率模块 GTR、IGBT、IPM、PIM可控硅 整流桥 二极管等,涵盖通信、半导体、仪器仪表、航天航空、计算机及周边产品、消费类电子等广泛领域。公司多,价格合理。经过我公司全体人员的共同努力, 深圳市伟格兴电子科技有限公司现已成为国有大、中型企业,企业,中小型分销商的可靠合作伙伴,业务遍及中国大陆及海外市场。 我公司在国外拥有直接的货源和存货,与**上享有良好声誉的大量供应商建立了良好的长期合作关系。定货渠道好,周期短,以‘交货快捷、质量保证、价格合理’为服务的宗旨,保证所提供货品均为原包装。 我公司一贯坚持:“品质、服务至上”的发展宗旨以向用户提供系统 免费技术解决方案和满意的服务为己任。我们希望结交更多的合作伙伴,以合理的价格、的服务,与大家共同开创广阔的未来!同时也希望与业界**进行广泛的交流与合作,共同为电子业繁荣发展作出自己的贡献!
    Scaler Register (Bank=00, Registers 01h ~ 9Fh)
    Index  Name  Bits  Description
    ITU_EXT_HS  6  Using External HSYNC for ITU interface.
    0: Using EAV/SAV.
    1: Using external HSYNC.
    ITU_EXT_VS  5  Using External VSYNC for ITU interface.
    0: Using EAV/SAV.
    1: Using external VSYNC.
    VDOE  4  Video reference Edge (for non-standard **).
    INTLAC_LOCKAVG  3  Averaging Locking timing.
    LHC_MD  2  Long Horizontal Counter Mode.
    1: On.
    0: Off.
    -  1:0  Reserved.
    0Fh  ASCTRL  7:0  Default : 0x90  Access : R/W
    IVB (RO)  7  Input VSYNC Blanking status.
    0: In display.
    1: In blanking.
    DLINE[2:0]  6:4  Line buffer read delay in number of lines.
    INTLAC_MANSTD  3  NTSC/PAL Manual Mode
    INTLAC_SETSTD  2  NTSC/PAL Setting in manual mode under run status.
    0: NTSC.
    1: PAL.
    UNDER (RO)  1  Under run status.
    OVER (RO)  0  Over run status.
    10h  COCTRL1  7:0  Default : 0x00  Access : R/W
    -  7:6  Reserved.
    AVI_SEL  5  Analog Video Input Select.
    0: PC.
    1: Component analog video.
    DLYV  4  Analog Delay line for component analog Video input.
    0: Delay 1 line.
    1: Do not delay.
    CSC_MD  3  Composite SYNC Cut Mode.
    0: Disable.
    1: Enable.
    EXVS  2  External VSYNC polarity (only used when COVS is 1).
    0: Normal.
    1: Invert.
    Sigmastar Confidential for
    芯智**有限公司
    Internal Use Only
    Security Level: Confidential A 
    Copyright © 2018 SigmaStar Technology Corp. All rights reserved.
    Scaler Register (Bank=00, Registers 01h ~ 9Fh)
    Index  Name  Bits  Description
    COV_SEL  1  Coast VSYNC Select.
    0: Internal VSEP.
    1: External VSYNC.
    CADC  0  Coast to ADC.
    0: Disable.
    1: Enable.
    11h  COCTRL2  7:0  Default : 0x00  Access : R/W
    COST[7:0]  7:0  Front tuning.
    00: Coast start from 1 HSYNC leading edge.
    01: Coast start from 2 HSYNC leading edge, default value.

    254: Coast start from 255 HSYNC leading edge.
    255: Coast start from 256 HSYNC leading edge.
    12h  COCTRL3  7:0  Default : 0x00  Access : R/W
    COEND[7:0]  7:0  End tuning.
    00: Coast end at 1 HSYNC leading edge.
    01: Coast end at 2 HSYNC leading edge, default value.

    254: Coast end at 255 HSYNC leading edge.
    255: Coast end at 256 HSYNC leading edge.
    13h  VFAC_OINI  7:0  Default: 0x00  Access : R/W
    VFACOINI[7:0]  7:0  Vertical Factor Odd Initial value.
    14h  VFAC_EINI  7:0  Default: 0x80  Access : R/W
    VFACEINI[7:0]  7:0  Vertical Factor Even Initial value
    15h  -  7:0  Default : -  Access : -
    -  7:0  Reserved.
    16h  INTCTROL  7:0  Default : 0x00  Access : R/W
    CHG_HMD  7  Change H Mode for INT.
    0: Only in leading/tailing of CHG period.
    1: Every line generating INT pulse during CHG period.
    -  6:4  Reserved.
    IVSI  3  Input VSYNC interrupt generated by:
    0: Leading edge.
    1: Tailing edge.
    OVSI  2  Output VSYNC interrupt generated by:
    0: Leading edge.
    1: Tailing edge.

    SSD102
    Smart HD Display Controller
    Preliminary Data Sheet Version 0.1
    Security Level: Confidential A  - 2 -  2/27/2018
    Copyright © 2018 SigmaStar Technology Corp. All rights reserved.
    BLOCK DIAGRAM
    Switch
    2-Channel
    AFE
    Video Decoder
    Timing Generator
    BIU
    S-Video 1/2
    CVBS 1/2
    YC Separation
    2D Comb Filter
    Chroma
    Demodulator
    T-CON
    RGB /YCbCr
    MACE
    MCU
    Display
    Device
    Scaling Engine
    OSD Gamma
    Auto Function for RGB / YCbCr
    ADC Input
    R/Cr
    CSC
    (RGB to YCbCr)
    3x3 Color Space
    Conversion
    Display Unit
    Flash Memory or
    EEPROM
    External MCU

    Scaler Register (Bank=00, Registers 01h ~ 9Fh)
    Index  Name  Bits  Description
    SD_MD  5  Output PLL spread spectrum Mode.
    0: Normal.
    1: Reverse for mode 1.
    -  4:0  Reserved.
    24h  -  7:0  Default : -  Access : -
    -  7:0  Reserved.
    25h  OPL_SET0  7:0  Default : 0x44  Access : R/W, DB
    OPL_SET[7:0]  7:0  Output PLL Set.
    26h  OPL_SET1  7:0  Default : 0x55  Access : R/W, DB
    OPL_SET[15:8]  7:0  See description for OPL_SET [7:0].
    27h  OPL_SET2  7:0  Default : 0x24  Access : R/W, DB
    OPL_SET [23:16]  7:0  See description for OPL_SET [7:0].
    28h  OPL_STEP0  7:0  Default : 0x20  Access : R/W, DB
    OPL_STEP[7:0]  7:0  Output PLL spread spectrum Step.
    29h  OPL_STEP1  7:0  Default : 0x00  Access : R/W, DB
    -  7  Reserved.
    -  6  Reserved.
    -  5  Reserved.
    -  4:3  Reserved.
    OPL_STEP[10:8]  2:0  See description for OPL_STEP[7:0].
    2Ah  OPL_SPAN  7:0  Default : 0x00  Access : R/W, DB
    OPL_SPAN[7:0]  7:0  Output PLL spread spectrum Span.
    2Bh  OPL_SPAN  7:0  Default : 0x00  Access : R/W, DB
    READ_FRAME  7  0: OPL_SET stores line-based value.
    1: OPL_SET stores frame-based value.
    OPL_SPAN[14:8]  6:0  See description for OPL_SPAN[7:0].
    2Ch ~
    2Fh
    -  7:0  Default : -  Access : -
    -  7:0  Reserved.
    30h  HSR_L  7:0  Default : 0x00  Access : R/W
    HSR [7:0]  7:0  Horizontal Scaling ratio (20 bits fraction) for scaling down 1/2^20
    to (2^20-1)/2^20 (lower 8 bits).
    31h  HSR_M  7:0  Default : 0x00  Access : R/W
    HSR[15:8]  7:0  Horizontal Scaling ratio (20 bits fraction) for scaling down 1/2^20
    to (2^20-1)/2^20 (middle 8 bits).
    Sigmastar Confidential for
    芯智**有限公司
    Internal Use Only
    Security Level: Confidential A 
    Copyright © 2018 SigmaStar Technology Corp. All rights reserved.
    Scaler Register (Bank=00, Registers 01h ~ 9Fh)
    Index  Name  Bits  Description
    32h  HSR_H  7:0  Default : 0x00  Access : R/W
    HS_EN  7  Horizontal Scaling Enable.
    0: Disable.
    1: Enable.
    CBILINEAR_EN  6  Complemental Bi-Linear Enable.
    FORCEBICOLOR  5  0: Chrominance using same setting as Luminance defined by
    CBILINEAR.
    1: Chrominance always using bi-linear algorithm.
    -  4  Reserved.
    HSR[19:16]  3:0  Horizontal Scaling Ratio (20 bits fraction) for scaling down 1/2^20
    to (2^20-1)/2^20 (higher 8 bits).
    33h  VSR_L  7:0  Default : 0x00  Access : R/W
    VSR[7:0]  7:0  Vertical Scaling ratio (2 bits integer, 20 bits fraction) for scaling
    down to 1/2.9999 (lower 8 bits).
    xx.xxxxxxxxxxxxxxxxxxxx
    34h  VSR_M  7:0  Default : 0x00  Access : R/W
    VSR[15:8]  7:0  Vertical Scaling ratio (2 bits integer, 20 bits fraction) for scaling
    down to 1/2.9999 (middle 8 bits).
    xx.xxxxxxxxxxxxxxxxxxxx
    35h  VSR_H  7:0  Default : 0x00  Access : R/W
    VS_EN  7  Vertical Scaling Enable.
    0: Disable.
    1: Enable.
    VSM_SEL  6  Vertical Scaling Method Select.
    0: Original.
    1: New.
    VSR[21:16]  5:0  Vertical Scaling ratio (2 bits integer, 20 bits fraction) for scaling
    down to 1/2.9999 (higher 8 bits).
    xx.xxxxxxxxxxxxxxxxxxxx
    36h  VDSUSG  7:0  Default: 0x00  Access : R/W
    LBF_INCLK  7  Line-Buffer using Input Clock.
    LBF_OUTCLK  6  Line-Buffer using Output Clock.
    LBF_LIVE  5  Line-Buffer always Live.
    OUTCLK_DIV3  4  Output Clock is 1/3 frequency of OPLL output.
    EN_OFST  3  Enable Offset for even/odd scaling.
    OFST_INV  2  Offset Inverting for even/odd scaling.

    Scaler Register (Bank=00, Registers 01h ~ 9Fh)
    Index  Name  Bits  Description
    VDS_MTHD  6  Input data double sample Method.
    0: Using average.
    1: Using advance GT filter.
    IVDS  5  Input VSYNC Delay Select.
    0: Delay 1/4 input HSYNC (recommended).
    1: No delay.
    HES  4  Input HSYNC reference Edge Select.
    0: From HSYNC leading edge, default value.
    1: From HSYNC tailing edge.
    VES  3  Input VSYNC reference Edge Select.
    0: From VSYNC leading edge, default value.
    1: From VSYNC tailing edge.
    ESLS  2  Early Sample Line Select.
    0: 8 lines.
    1: 16 lines.
    VWRP  1  Input image Vertical Wrap.
    0: Disable.
    1: Enable.
    HWRP  0  Input image Horizontal Wrap.
    0: Disable.
    1: Enable.
    04h  ISCTRL  7:0  Default : 0x10  Access : R/W
    DDE  7  Direct DE mode for CCIR input.
    0: Disable direct DE.
    1: Enable direct DE.
    DEGR[2:0]  6:4  DE or HSYNC post Glitch removal Range.
    HSFL  3  Input HSYNC Filter.
    0: Filter off.
    1: Filter on.
    ISSM  2  Input Sync Sample Mode.
    0: Normal.
    1: Glitch-removal.
    MVD_SEL  1:0  MVD mode Select
    0: CVBS.
    1: S-Video.
    2: YCbCr.
    3: RGB.
    05h  SPRVST_L  7:0  Default : 0x10  Access : R/W, DB
    Sigmastar Confidential for
    芯智**有限公司
    Internal Use Only
    Security Level: Confidential A 
    Copyright © 2018 SigmaStar Technology Corp. All rights reserved.
    Scaler Register (Bank=00, Registers 01h ~ 9Fh)
    Index  Name  Bits  Description
    SPRVST[7:0]  7:0  Image vertical sample start point, count by input HSYNC (lower 8
    bits).
    06h  SPRVST_H  7:0  Default : 0x00  Access : R/W, DB
    -  7:3  Reserved.
    SPRVST[10:8]  2:0  Image vertical sample start point, count by input HSYNC (higher 3
    bits).
    07h  SPRHST_L  7:0  Default : 0x01  Access : R/W, DB
    SPRHST[7:0]  7:0  Image horizontal sample start point, count by input dot clock
    (lower 8 bits).
    08h  SPRHST_H  7:0  Default : 0x00  Access : R/W, DB
    -  7:4  Reserved.
    SPRHST[11:8]  3:0  Image horizontal sample start point, count by input dot clock
    (higher 4 bits).
    09h  SPRVDC_L  7:0  Default : 0x10  Access : R/W, DB
    SPRVDC[7:0]  7:0  Image vertical resolution (vertical display enable area count by
    line; lower 8 bits).
    0Ah  SPRVDC_H  7:0  Default: 0x00  Access : R/W
    -  7:3  Reserved.
    SPRVDC[10:8]  2:0  Image vertical resolution (vertical display enable area count by
    line; higher 3 bits).
    0Bh  SPRHDC_L  7:0  Default : 0x10  Access : R/W
    SPRHDC[7:0]  7:0  Image horizontal resolution (horizontal display enable area count
    by pixel; lower 8 bits).
    0Ch  SPRHDC_L  7:0  Default : 0x00  Access : R/W
    -  7:3  Reserved.
    SPRHDC[11:8]  3:0  Image horizontal resolution (horizontal display enable area count
    by pixel; higher 4 bits).
    0Dh  LYL  7:0  Default : 0x00  Access : R/W
    -  7:4  Reserved.
    LYL[3:0]  3:0  Lock Y Line.
    0Eh  INTLX  7:0  Default : 0x00  Access : -
    ITU_EXT_FIELD  7  Using External FIELD for ITU interface.
    深圳伟格兴电子,地处亚太深圳。诚信13年合作伙伴。原装质量保证。只做原装!
    只做原装TI,DIODES,ON,NXP,ST,SKYWORKS,EALTEK ,RICHTEK 等**,产品线以单片机、逻辑、运放、驱动、存储、接口IC为主
    配单!优势渠道,
    如您刚好有需要,可别忘记找我这个老朋友问问
    深圳市伟格兴电子科技有限公司是一家大型集成电路代理,分销商,公司在深圳.作为专业的集成电路分销商,我公司拥有丰富经验的IC销售人员,为客户提供全面的服务支持。我公司主要从事美国ADI、MAXIM,TI,ON,ST,FAIRCHILD,ADI,NXP等世界**品牌的IC和功率模块 GTR、IGBT、IPM、PIM可控硅 整流桥 二极管等,涵盖通信、半导体、仪器仪表、航天航空、计算机及周边产品、消费类电子等广泛领域。公司现货多,价格合理。经过我公司全体人员的共同努力, 深圳市伟格兴电子科技有限公司现已成为国有大、中型企业,**企业,中小型分销商的可靠合作伙伴,业务遍及中国大陆及海外市场。 我公司在国外拥有直接的货源和存货,与**上享有良好声誉的大量供应商建立了良好的长期合作关系。定货渠道好,周期短,以‘交货快捷、质量保证、价格合理’为服务的宗旨,保证所提供货品均为原包装**。 我公司一贯坚持:“品质**、服务至上”的发展宗旨以向用户提供*系统 免费技术解决方案和较满意的服务为己任。我们希望结交更多的合作伙伴,以合理的价格、*的优质服务,与大家共同开创广阔的未来!同时也希望与业界**进行广泛的交流与合作,共同为电子业繁荣发展作出自己的贡献!!! 
    真诚希望与广大客商携手共进! 
    互利合作,共同发展。
    

    欢迎来到深圳市伟格兴电子科技有限公司网站,我公司位于经济发达,交通发达,人口密集的中国经济中心城市—深圳。 具体地址是广东深圳龙岗区公司街道地址,负责人是钟建华。
    主要经营MPS芯源现货销售商。
    本公司主营:电子 电子有源器件 专用集成电路 等产品,是优秀的电子产品公司,拥有最优秀的高中层管理队伍,他们在技术开发、市场营销、金融财务分析等方面拥有丰富的管理经验,选择我们,值得你信赖!

    本页链接:http://www.cg160.cn/vgy-79813610.html
    以上信息由企业自行发布,该企业负责信息内容的完整性、真实性、准确性和合法性。阿德采购网对此不承担任何责任。 马上查看收录情况: 百度 360搜索 搜狗
深圳市伟格兴电子科技有限公司是一家大型集成电路代理,分销商,公司在深圳.作为专业的集成电路分销商,我公司拥有丰富经验的IC销售人员,为客户提供全面的服务支持。我公司主要从事美国ADI、MAXIM,TI,ON,ST,FAIRCHILD,ADI,NXP等世界**品牌的IC和功率模块 GTR、IGBT、IPM、PIM可控硅 整流桥 二极管等,涵盖通信、半导..
相关分类
附近产地