深圳市希罗斯科技有限公司是一家主营Xilinx/Broadcom/Altera/AD/TI的分销商, 为国内研究所机构及高等院校提供一站式服务平台。型号齐全,长期供应,信誉度较高。我们能提供的产品广泛,应用于航空航天、船舶、汽车电子、计算机、铁路、电子、通信网络、电力工业以及大型工业设备等。深圳市希罗斯科技有限公司坚守以客户,质量,信誉的原则,层层把关渠道,把控质量,每片产品来源可追溯,得到了广大客户的认可和支持。深圳市希罗斯科技有限公司主要经销:ADI TI XILINX ALTERA IDT MSC QORVO CREE Intersil IR等产品。功能涉及:DSP FBGA A/D转换 D/A转换 MCU DDR MOSFET 微波射频等。产品用途涉及:航空航天 通信 微波 雷达导弹 战舰 航海等重型设备和**&高可靠设备。希罗斯科技专注**IC数十年,只做原装**!
产品定位:工业级及以上电子元器件。
主营产品:FPGA,AD/DA转换器,DSP,嵌入式可编程门阵,运算放大器,开发板等
Xilinx的Virtex®-4系列将的硅模块模块(ASMBL)架构与多种灵活功能相结合,大大增强了可编程逻辑设计能力,使其成为ASIC技术的强大替代产品。 Virtex-4 FPGA包含三个平台系列(LX,FX和SX),提供了多种功能选择和组合,以解决所有复杂的应用程序。广泛的Virtex-4 FPGA硬IP**模块包括PowerPC®处理器(具有新的APU接口),三模式以太网MAC,622 Mb / s至6.5 Gb / s串行收发器,DSP片,高速时钟管理电路和源同步接口模块。 Virtex-4 FPGA的基本构建基块是在流行的Virtex,Virtex-E,Virtex-II,Virtex-II Pro和Virtex-II Pro X产品系列中发现的功能的增强,因此上一代设计是向上兼容的。 Virtex-4器件采用300毫米(12英寸)晶圆技术,采用的90纳米铜工艺生产。
XC4VLX100-10FF1148I,
XC4VLX100-10FF1513I,
XC4VLX100-10FFG1148I,
XC4VLX100-11FF1148I,
XC4VLX100-11FFG1148I,
XC4VLX100-2FFG1148I,
XC4VLX160-10FF1148I,
XC4VLX160-10FFG1148I,
XC4VLX160-10FFG1513I,
XC4VLX160-11FF1513I,
XC4VLX160-2FFG1148I,
XC4VLX200-10FF1513I,
XC4VLX200-10FFG1513I,
XC4VLX200-2FFG1513I,
XC4VLX25-10FFG668I,
XC4VLX25-10FFG668I,
XC4VLX25-10SFG363I,
XC4VLX40-10FF1148I,
XC4VLX40-10FFG668I,
XC4VLX40-10FFG668I,
XC4VLX40-11FFG668I,
XC4VLX40-2FFG1148I,
XC4VLX60-10FF1148I,
XC4VLX60-10FFG668I,
XC4VLX60-10FFG668I,
XC4VLX60-1FFG1148I,
XC4VLX60-2FFG1148I,
XC4VLX80-11FFG1148I
XQ17V16CK44M XQ17V16系列QML配置PROM提供了一种易于使用,具有成本效益的方法来存储大型Xilinx FPGA配置流。 XQ17V16是3.3V器件,存储容量为16 Mb,可以在串行或字节宽模式下运行。有关XQ17V16器件架构的简化框图,请参见图1。当FPGA处于主串行模式时,它将生成一个配置时钟来驱动PROM。在时钟上升沿之后的很短访问时间内,数据出现在连接到FPGA DIN引脚的PROM DATA输出引脚上。 FPGA生成适当数量的时钟脉冲以完成配置。一旦配置,它将禁用PROM。当FPGA处于从串行模式时,PROM和FPGA必须都由输入信号提供时钟。当FPGA处于主SelectMAP模式时,它将生成一个配置时钟来驱动PROM和FPGA。在CCLK上升沿之后,可在PROMs DATA(D0-D7)引脚上获得数据。数据将在CCLK的下一个上升沿移入FPGA。当FPGA处于从SelectMAP模式时,PROM和FPGA必须都由输入信号提供时钟。一个自激振荡器可以用来驱动CCLK。
QPro™XQR18V04 3.3 v latch-up-immune, static-SEU-immune,可重写的耐辐射QML 4-Mbit in-system-programmable配置flash舞会, 提供一个可靠的非易失性存储大型Xilinx的方法 FPGA配置流用于太空飞行系统。
当FPGA在主串行模式下,它生成一个配置时钟驱动舞会。一个简短的访问时间CE和OE启用后,数据是可用的舞会数据(D0)销连接FPGA喧嚣销。新数据可用一个简短的访问时间时钟上升边缘。FPGA产生适当的时钟脉冲完成配置。当 FPGA在奴隶串行模式下,舞会和FPGA 由外部时钟时钟。
使用基于列的*二代ASMBL™(硅模块块)架构,Virtex-5系列包含五个
不同的平台(子系列),是任何FPGA系列提供的多选择。每个平台包含不同比例的功能以应对
各种逻辑设计的需求。除了的高性能逻辑架构之外,Virtex-5 FPGA
包含许多硬IP系统级模块,包括功能强大的36 Kb模块RAM / FIFO,*二代25 x 18 DSP片,
具有内置数字控制阻抗的SelectIO™技术,ChipSync™源同步接口模块,系统监视器
功能,带有集成DCM(数字时钟管理器)和锁相环(PLL)时钟的增强型时钟管理磁贴
生成器和配置选项。平台相关的其他功能包括功耗优化的高速串行
收发器模块,用于增强的串行连接性,符合PCIExpress®的集成端点模块,三模式以太网MAC(媒体
访问控制器)和高性能PowerPC®440微处理器嵌入式模块。这些功能允许逻辑
设计人员可以在其基于FPGA的系统中构建别的性能和功能。建立在65纳米的新技术之上
铜工艺技术,Virtex-5 FPGA是定制ASIC技术的可编程替代品。的系统设计
需要FPGA的可编程强度。 Virtex-5 FPGA提供了满足高性能逻辑需求的佳解决方案
设计人员,高性能DSP设计人员和具有**的逻辑,DSP的高性能嵌入式系统设计人员,
硬/软微处理器,以及连接能力。
优势型号:
XC5VFX100T-2FFG1136I,
XC5VFX130T-1FF1738I,
XC5VFX130T-1FFG1738I,
XC5VFX130T-1FFGG1738C,
XC5VFX130T-2FFG1738I,
XC5VFX130T-2FFG1738I,
XC5VFX200T-1FFG1738I,
XC5VFX200T-2FFG1738I,
XC5VFX200T-2FFG1738I,
XC5VFX200T-2FFG1738I
XC5VFX30T-1FFG665I,
XC5VFX30T-2FFG665I,
XC5VFX70T-2FFG1136C,
XC5VFX70T-2FFG1136I,
XC5VFX70T-2FFG1136I,