深圳市希罗斯科技有限公司作为**可编程逻辑完整解决方案公司Xilinx的合作伙伴之一,长期致力于Xilinx在的销售与推广。我们拥有一手的产品资源、稳定的供货渠道以及**代理的价格,与广大科研院所、电子工厂保持着长期、友好、稳定的合作关系。“品质至上·信誉”是公司信奉的理念,以客户需求为导向的经营宗旨!期待与国内外客户携手合作, 共谋发展!深圳市希罗斯科技有限公司主要经销:ADI TI XILINX ALTERA IDT MSC QORVO CREE Intersil IR等产品。功能涉及:DSP FBGA A/D转换 D/A转换 MCU DDR MOSFET 微波射频等。产品用途涉及:航空航天 通信 微波 雷达导弹 战舰 航海等重型设备和**&高可靠设备。希罗斯科技专注**IC数十年,只做原装**!
优势产品系列:Artix-7/Kintex-7/Spartan-6/Kintex UltraScale/Virtex UltraScale/Virtex-7/ZYNQ Ultrascale/Zynq-700/*级XQ系列/ 开发板及套件。
赛灵思宣布 Virtex UltraScale+ 系列产品再添的高速运算新成员 — Virtex UltraScale+ VU57P FPGA。这是一款新型高带宽内存(HBM)组件,能够在较快速度、低延迟和较低功耗需求下传输大量数据。新型 Virtex UltraScale+ VU57P FPGA 融合了一系列强大的功能,适用于数据中心及有线与无线通信中要求严苛的众多应用。
与DDR4等分离式标准型内存(discrete commodity memories)相比,赛灵思 Virtex UltraScale+ VU57P FPGA 的内存带宽和容量大幅提高,是延迟敏感型工作负载的**选择,而在这些工作负载中,高速的数据传输量和快速内存是关键需求。它整合低功耗运算力与高达 460GB/s 的较高内存带宽和容量,同时采用的 PAM4 高速收发器,与主流 25G 收发器相比可实现两倍的传输速率。整合的 HBM 控制器和 AXI 埠交换器可提供对整个 16GB HBM 内存连续存取。
Virtex UltraScale+ HBM FPGA 的特别之处在于整合 AXI 埠交换器,可从任意 AXI 端口存取任意的内存位置,节省 25 万个查找表、37 万个正反器和**过 4W 的功耗。该交换器不但能够缩小设计尺寸、简化设计,而且还有助于达成时序收敛、加快产品的上市速度并降低营运成本(OPEX)。
此外,此款新组件还整合了高速连接,如采用 RS-FEC 模块的 100G 以太网络、150G Interlaken、PCIe Gen4 等,协助简化设计工作并加快上市速度。
适用于 Xilinx Ultrascale+ FPGA 的 PMBus 稳压器参考设计。此参考设计采用 TPS53681 多相控制器和CSD95490Q5MC 智能功率级,可实现为 Xilinx Virtex Ultrascale+ FPGA 的 0.85V、200A VCCINT 轨供电的高性能设计。该控制器的次级输出可用于为FPGA 的轨供电。智能功率级和集成 PMBus便于轻松设置输出电压和遥测关键设计参数。此设计允许对电源进行配置、VID 调整和补偿调整,并可输入和输出电压、电流、功率和温度。TI 的 Fusion Digital Power设计器可用于系统编程、、验证和特征评定。
Virtex UltraScale+ HBM FPGA 的特别之处在于整合 AXI 埠交换器,可从任意 AXI 端口存取任意的内存位置,节省 25 万个查找表、37 万个正反器和**过 4W 的功耗。该交换器不但能够缩小设计尺寸、简化设计,而且还有助于达成时序收敛、加快产品的上市速度并降低营运成本(OPEX)。
此外,此款新组件还整合了高速连接,如采用 RS-FEC 模块的 100G 以太网络、150G Interlaken、PCIe Gen4 等,协助简化设计工作并加快上市速度。
适用赛灵思新款组件的应用包括:
● 运算加速:对数据进行预处理是实现佳效能的关键。Virtex UltraScale+ VU57P 不同于具备固定功能的操作数件,它拥有可自行调适的逻辑和 460GB/s 的 HBM 带宽,能够选择、转换和整理数据,从而为目标加速器进行输入优化。使用其高速 PAM4 收发器,赛灵思新款 FPGA 可大化传输量和系统效能。
● 新一代*墙:网络营运商需要不间断且强大的网络可用性,在**数据安全并防止恶意软件攻击企业网络的前提下实现智能管理。Virtex UltraScale+ VU57P FPGA 凭借线路速率下数以万计的并行会话(session),为实现多层网络安全提供优异的可扩展性。透过 16GB HBM,安全应用在缓冲和重新排序网络流的同时能够管理多个查找表。58G PAM4 收发器支持新的光通讯标准,可实现新一代*墙所需的较高传输量。
● 具备 QoS 功能的交换器和路由器:配 备16GB HBM 的 Virtex UltraScale+ VU57P FPGA 可透过用于 QoS 功能的 400G 数据路径工作流程和流量管理员提供 Nx400G / 200G / 100G / 50G 交换。58G PAM4 收发器能够使用新的光通讯标准建立连接,将外部组件的传输率提高一倍。查找表和流量管理员队列则在 HBM DRAM 内执行。因为设计中充分考虑了功耗和散热的需求,基于 Virtex UltraScale+ VU57P FPGA 的交换器和路由器能够选择无盖封装,以较简单的散热方式达到较能,这对于数据中心和电信基础设施具有重要意义。
基于ZYNQ FPGA实现8路ADC数据采集存储(AD7606)
1 ZYNQ FPGA简介
赛灵思公司在ZYNQ系列上成功将ARM的Cortex-A9处理器片上系统与A7系列的可编程逻辑集成在一起。相比于传统的CPU,ZYNQ系列处理器具有较强的并行处理能力,通过使用AMBA互联技术不仅可以轻松添加外设,还能够解决多种不同信号处理应用中的大量数据处理问题。在实际应用中,相比于传统的CPU+FPGA的双芯片架构,ZYNQ系列的产品较容易实现小型化、高性能和低功耗,并且能够为外设扩展提供足够的灵活。开发和调试工具为vivado套件。
2 系统设计
基于ZYNQ FPGA实现8路ADC数据采集系统框图如图1所示。ZYNQ FPGA型号为XC7Z020,芯片有2片DDR3、1片QSPI FLASH、1片EMMC、ADC芯片AD7606(ADC支持8通道同步采样,高采样率为200Ksps, ADC采样可以达到16位采集精度,充分满足项目采集的精度要求)。基于硬件板卡分别对PL部分和PS部分进行功能设计,PL部分负责接收AD采集板的转换结果数据和控制PL与PS之间的AXI总线,主要功能模块包括ADC接收模块、AXI4控制模块和FIFO数据交互模块。PS部分负责控制DDR3与EMMC的数据读写。
————————————————
版权声明:本文为CSDN博主「宁静致远dream」的原创文章,遵循CC 4.0 BY-SA版权协议,转载请附上原文出处链接及本声明。
原文链接/m0_46498597/article/details/105789806